ABOUT ME

-

Today
-
Yesterday
-
Total
-
  • DDR2 SDRAM의 동작원리 - 4bit PREFETCH
    _[HARDWARE]/CORE 2009. 10. 9. 10:55
    DDR2 SDRAM에 새로이 적용된 기술들을 살펴보고 기존 DRAM들과의 차이점을 확인한다.

    1.DDR2 SDRAM에 적용된 new function
      가. 4-bit PREFETCH
      나. ODT (ON DIE TERMINATION)
      다. OCD (OFF CHIP DRIVER)
      라. POSTED CAS AND ADDITIVE LATENCY

    상기의 function들에 대하여 하나씩 검토하기로 한다.

    ☞ DDR2 SDRAM의 동작원리 - ODT
    ☞ DDR2 SDRAM의 동작원리 - OCD
    ☞ DDR2 SDRAM의 동작원리 - POSTED CAS AND ADDITIVE LATENCY

    2. 4bit Prefetch
      가. DRAM종류별 전송 속도 비교
           SDR SDRAM보다 DDR SDRAM이 2배 빠르며 DDR SDRAM보다 DDR2 SDRAM이 2배 빠른데
           그 이유는
    prefetch에 있다.
           DRAM component에 133MHz의 동작 주파수가 인가된다고 할 때 각 부분별로 속도의 예시를 보면
           아래와 같다.


           우선 미리 알아둬야 할 사항이 있다.

           아래의 그림에서 볼 수 있듯이 DRAM의 내부 memory cell array가 동작하는 주파수
           (internal frequency)가
    있고 이 memory cell array에서 나온 데이터가 밖으로 나가는쪽인
           I/O buffer가 동작하는 주파수
    (external frequency)가 있다.
           우리가 PCB에서 측정하는 CPU와 DRAM간의 clock은 external frequency인 것이다.

      나. 동작 설명
           SDR SDRAM은 internal frequency가 external frequency와 동일하며 external frequency의
           rising edge에 동기되어
    데이터를 전송한다

           DDR SDRAM도 internal frequency가 external frequency가 같다.
           하지만 memory cell array에서 I/O buffer로 클럭당 2bit씩 prefetch를 하고 이 2bit의 데이터를 external
           frequency의
    rising과 falling edge 각 각에 데이터를 전송한다.
           이는 SDR SDRAM보다 2배 빠른 전송 속도를 가능하게 한다.


           DDR2 SDRAM은 internal frequency보다 2배 빠른 external frequency를 가지고 있다.
           게다가 memory cell array에서 I/O buffer로 클럭당 4bit씩 prefetch를 한다.
           그리곤 이 prefetch된 4bit의 데이터를 external frequency의
    rising과 falling edge 각 각에 데이터를
           전송하게되어 SDR SDRAM보다는 4배, DDR SDRAM보다는 2배 빠른 전송속도가
    가능하게 된다.


    [참고]
    HOW TO USE DDR2 SDRAM
    - ELPIDA -

    DDR2 SDRAM TECHNOLOGY
    -  ELPIDA -

    '_[HARDWARE] > CORE' 카테고리의 다른 글

    DDR2 SDRAM의 동작원리 - OCD  (0) 2009.10.12
    DDR2 SDRAM의 동작원리 - ODT  (15) 2009.10.09
    DDR2 SDRAM Layout Guide  (1) 2009.09.29
    DDR SDRAM의 동작 구조  (0) 2009.09.25
Designed by Tistory.